Renesas M16C/6V Informacje Techniczne Strona 39

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
Przeglądanie stron 38
( 37 / 48 )
7.4 Timing Requirements
Table 7.4 and Figure 7.4 show timing requirements when using the memory expansion mode and
microprocessor mode.
Table 7.4 Timing requirements (Vcc = 5 V)
Note 1. tsu(HOLD-BCLK) = 10
9
x3+ 20
f(BCLK)x2
Data input setup time
RDY input setup time
HOLD input setup time
Data input hold time
RDY input hold time
HOLD input hold time
HLDA output delay time
Min.
40
30
40
0
0
0
-
Max.
-
-
-
-
-
-
40
Max.
-
-
-
-
-
-
40
Symbol Parameter
M306V0EEFP
[ns]
tsu(DB-RD)
tsu(RDY-BCLK)
tsu(HOLD-BCLK)
th(RD-DB)
th(BCLK-RDY)
th(BCLK-HOLD)
th(BCLK-HLDA)
M306V0T-RPD-E
[ns]
Min.
80
50
(Note 1)
0
0
0
-
Przeglądanie stron 38
1 2 ... 34 35 36 37 38 39 40 41 42 43 44 ... 49 50

Komentarze do niniejszej Instrukcji

Brak uwag