Renesas SH7709S Instrukcja Użytkownika Strona 15

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 44
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 14
Rev. 1.0, 07/03, page 11 of 38
Vdd
VddQ
Vss
VssQ
3.3V
GND
Vdd
VddQ
Vss
VssQ
3.3V
GND
A14
SH7709S/SH7729R/SH7706 128-Mbit SDRAM(×16)
128-Mbit SDRAM(×16)
A13
A12
:
:
:
:
A1
CKIO
CKE
( )
RD/
DQMLU
DQMLL
D15
D0
BA1
BA0
A11
:
:
:
:
A0
CLK
CKE
DQMU
DQML
DQ15
DQ0
BA1
BA0
A11
:
:
:
:
A0
CLK
CKE
DQMU
DQML
DQ15
DQ0
( )
Figure 2.3 Interface between SDRAM (uPD45128163) and SH7709S/SH7729R/SH7706
2.1.6 uPD45128163 (2 Mwords × 16 bits × 4 banks)
Bus State Controller (BSC) Settings: When two SDRAMs (uPD45128163) are connected to area
3 of the SH7709S/SH7729R/SH7706 via a 32-bit bus, the bus state controller (BSC) must be
specified as summarized below. Table 2.4 lists the BSC register settings.
Note that the interface between the SDRAM and the SH7709S/SH7729R/SH7706 is performed
with bus clock = 66 MHz, CL = 2, TPC = 2, RCD = 2, TRWL = 1, and TRAS = 3.
Przeglądanie stron 14
1 2 ... 10 11 12 13 14 15 16 17 18 19 20 ... 43 44

Komentarze do niniejszej Instrukcji

Brak uwag